Thẻ ghi nhớ: CEA FAll24

0.0(0)
studied byStudied by 0 people
learnLearn
examPractice Test
spaced repetitionSpaced Repetition
heart puzzleMatch
flashcardsFlashcards
Card Sorting

1/49

encourage image

There's no tags or description

Looks like no tags are added yet.

Study Analytics
Name
Mastery
Learn
Test
Matching
Spaced

No study sessions yet.

50 Terms

1
New cards

Choose the most four basic functions of a computer.
A. Moving data, storing data, processing data, controlling.
B. Supporting operating system, accessing hard disks, supporting network connections, supporting HDMI ports.
C. Reading disks, accessing network resources.
D. Reading data from keyboard, printing data to monitor, allowing network connections.
FUD
Chọn bốn chức năng cơ bản nhất của máy tính.
A. Di chuyển dữ liệu, lưu trữ dữ liệu, xử lý dữ liệu, kiểm soát.
B. Hỗ trợ hệ điều hành, truy cập ổ cứng, hỗ trợ kết nối mạng, hỗ trợ cổng HDMI.
C. Đọc đĩa, truy cập tài nguyên mạng.
D. Đọc dữ liệu từ bàn phím, in dữ liệu ra màn hình, cho phép kết nối mạng.
FUD

A. Moving data, storing data, processing data, controlling.

2
New cards

____refers to the operational units and their interconnections that realize the architectural specifications.
A. Computer architecture
B. Computer function
C. Computer organization
D. Instruction set architecture
FUD
____đề cập đến các đơn vị vận hành và các mối liên kết của chúng nhằm thực hiện các thông số kiến ​​trúc.
A. Kiến trúc máy tính
B. Chức năng máy tính
C. Tổ chức máy tính
D. Kiến trúc tập lệnh
FUD

C. Computer organization

3
New cards

What is the most important function of the control unit (CU)?
A. It manages the order of running instructions.
B. It will read and process data from main memory.
C. It directs the operation of the other CPU components.
D. It will read instructions from main memory then decoding them.
Chức năng quan trọng nhất của bộ điều khiển (CU) là gì?
A. Nó quản lý thứ tự các lệnh chạy.
B. Nó sẽ đọc và xử lý dữ liệu từ bộ nhớ chính.
C. Nó chỉ đạo hoạt động của các thành phần CPU khác.
D. Nó sẽ đọc hướng dẫn từ bộ nhớ chính sau đó giải mã chúng.

C. It directs the operation of the other CPU components.

4
New cards

The first generation of computers used
for digital logic elements and memory?
A. Transistor
B. Integrated Circuits
C. Large-scale integration
D. Vacuum Tubes
FUD
Thế hệ máy tính đầu tiên được sử dụng
cho các phần tử logic kỹ thuật số và bộ nhớ?
A. Transistor
B. Mạch tích hợp
C. Tích hợp quy mô lớn
D. Ống chân không
FUD

D. Vacuum Tubes
FUD

5
New cards

What is Memory Address Register (MAR)?
A. Contains a word to be stored in memory or sent to the I/O unit, or is used to receive a word from memory or from the I/O unit.
B. Employed to hold temporarily the righthand instruction from a word in memory.
C. Contains the address in memory of the word to be written from or read into the MBR.
D. Contains the address of the next instruction pair to be fetched from memory.
Đăng ký địa chỉ bộ nhớ (MAR) là gì?
A. Chứa một từ được lưu trữ trong bộ nhớ hoặc gửi đến thiết bị I/O hoặc được sử dụng để nhận một từ từ bộ nhớ hoặc từ thiết bị I/O.
B. Dùng để lưu giữ tạm thời hướng dẫn tay phải từ một từ trong bộ nhớ.
C. Chứa địa chỉ trong bộ nhớ của từ được ghi hoặc đọc vào MBR.
D. Chứa địa chỉ của cặp lệnh tiếp theo sẽ được lấy từ bộ nhớ.

C. Contains the address in memory of the word to be written from or read into the MBR.

6
New cards

In the computer, what categories do external devices include? (choose 3 correct answers)
A. Human readable
B. Communication
C. Data Conversion
D. Machine readable
Trong máy tính, các thiết bị ngoại vi bao gồm những loại nào? (chọn 3 đáp án đúng)
A. Con người có thể đọc được
B. Giao tiếp
C. Chuyển đổi dữ liệu
D. Máy có thể đọc được

A. Human readable
B. Communication
D. Machine readable

7
New cards

What is false about the von Neumann architecture?
A. Data and instructions are stored in a single read-write memory.
B. The contents of this memory are addressable by location, without regard to the type of data contained there.
C. Execution occurs in a sequential fashion (unless explicitly modified) from one instruction to the next.
D. Data is stored in main memory and instructions are stored in cache memory
Điều gì sai về kiến ​​trúc von Neumann?
A. Dữ liệu và hướng dẫn được lưu trữ trong một bộ nhớ đọc-ghi.
B. Nội dung của bộ nhớ này có thể được định địa chỉ theo vị trí mà không quan tâm đến loại dữ liệu chứa trong đó.
C. Việc thực thi diễn ra theo kiểu tuần tự (trừ khi được sửa đổi rõ ràng) từ lệnh này sang lệnh tiếp theo.
D. Dữ liệu được lưu trong bộ nhớ chính và các lệnh được lưu trong bộ nhớ đệm

D. Data is stored in main memory and instructions are stored in cache memory

8
New cards

What is the maximum addressable memory of a 32-bit microprocessor with 24-bit address?
A. 16 GB
B. 16 MB
C. 16 Gbits
D. 16 Mbits
What is the maximum addressable memory of a 32-bit microprocessor with 24-bit address?
A. 16 GB
B. 16 MB
C. 16 Gbits
D. 16 Mbits

B. 16 MB

9
New cards

interprets the instructions in memory and causes them to be executed.
A. Registers
B. CPU interconnection
C. Arithmetic and Logic Unit (ALU)
D. I/O Modules
E. Control Unit (CU)
diễn giải các lệnh trong bộ nhớ và khiến chúng được thực thi.
A. Sổ đăng ký
B. Kết nối CPU
C. Đơn vị số học và logic (ALU)
D. Mô-đun I/O
E. Bộ điều khiển (CU)

E. Control Unit (CU)

10
New cards

What is the correct order of memory access speed from fastest to slowest?
A. Registers > Cache > RAM > SSD
B. Cache > Registers > RAM > SSD
C. Registers > Cache > SSD > RAM
D. Cache > Registers > SSD > RAM
E. All of the mentioned are wrong
Thứ tự đúng của tốc độ truy cập bộ nhớ từ nhanh nhất đến chậm nhất là gì?
A. Đăng ký > Bộ đệm > RAM > SSD
B. Bộ nhớ đệm > Thanh ghi > RAM > SSD
C. Đăng ký > Bộ đệm > SSD > RAM
D. Bộ nhớ đệm > Thanh ghi > SSD > RAM
E. Tất cả những điều được đề cập đều sai

A. Registers > Cache > RAM > SSD

11
New cards

What is the most important characteristic of the Synchronous Bus?
A. Data is transmitted at the same time
B. The occurrence of one event on a bus follows and depends on the occurrence of a previous event.
C. The occurrence of events on the bus is determined by a clock
D. No common clock signal controlling operation
Đặc điểm quan trọng nhất của Bus đồng bộ là gì?
A. Dữ liệu được truyền đồng thời
B. Việc xảy ra một sự kiện trên xe buýt sẽ xảy ra sau đó và phụ thuộc vào sự xuất hiện của sự kiện trước đó.
C. Việc xảy ra các sự kiện trên xe buýt được xác định bởi đồng hồ
D. Không có hoạt động điều khiển tín hiệu đồng hồ chung

C. The occurrence of events on the bus is determined by a clock

12
New cards

What is the special feature of Memory Cache?
A. Allows faster access than DRAM memory
B. Memory cache is outboard storage memory
C. Allows faster access than CPU registers
D. Fixed memory - Read Only Memory
E. Has a larger capacity than HDD
Tính năng đặc biệt của Memory Cache là gì?
A. Cho phép truy cập nhanh hơn bộ nhớ DRAM
B. Bộ nhớ cache là bộ nhớ lưu trữ bên ngoài
C. Cho phép truy cập nhanh hơn các thanh ghi CPU
D. Bộ nhớ cố định - Bộ nhớ chỉ đọc
E. Có dung lượng lớn hơn HDD

A. Allows faster access than DRAM memory

13
New cards

In the direct mapping method from 256MB main memory with 512KB cache, what is the number of bits for the TAG element in the address?
A. 6
B. 7
C. 8
D. 9
Trong phương pháp ánh xạ trực tiếp từ bộ nhớ chính 256MB với bộ nhớ đệm 512KB, số bit của phần tử TAG trong địa chỉ là bao nhiêu?
A. 6
B. 7
C. 8
D. 9

D. 9

14
New cards

A byte addressable microprocessor has 24 bit address. What is maximum memory capacity?
A. 4 MegaByte
B. 8 MegaByte
C. 16 MegaByte
D. 32 MegaByte
Một bộ vi xử lý có thể định địa chỉ byte có địa chỉ 24 bit. Dung lượng bộ nhớ tối đa là bao nhiêu?
A. 4 MegaByte
B. 8 MegaByte
C. 16 MegaByte
D. 32 MegaByte

C. 16 MegaByte

15
New cards

Which RAID level uses striping technique with a minimum of 3 disks and provides fault tolerance through the use of parity bit?
A. RAID 0
B. RAID 1
C. RAID 2
D. RAID 3
Cấp độ RAID nào sử dụng kỹ thuật phân dải với tối thiểu 3 đĩa và cung cấp khả năng chịu lỗi thông qua việc sử dụng bit chẵn lẻ?
A. RAID 0
B. Đột kích 1
C. RAID 2
D. RAID 3

D. RAID 3

16
New cards

In error correcting code (single ECC), how many bits are used to correct one bit in 8-bit data?
A. 4.
B. 5
C. 6
D. 7
Trong mã sửa lỗi (ECC đơn), có bao nhiêu bit được sử dụng để sửa một bit trong dữ liệu 8 bit?
A. 4.
B. 5
C. 6
D. 7

A. 4

17
New cards

What is correct about increasing performance and endurance?
A. Hard Disk- DRAM - NAND Flash - SRAM
B. Hard Disk - NAND Flash - DRAM SRAM
C. NAND Flash - Hard Disk - SRAM - DRAM
D. Hard Disk - DRAM - SRAM - NAND Flash
Điều gì đúng về việc tăng hiệu suất và sức bền?
A. Đĩa cứng- DRAM - NAND Flash - SRAM
B. Đĩa cứng - NAND Flash - DRAM SRAM
C. Flash NAND - Đĩa cứng - SRAM - DRAM
D. Đĩa cứng - DRAM - SRAM - NAND Flash

B. Hard Disk - NAND Flash - DRAM SRAM

18
New cards

With the hard disk data layout, the set of all the tracks in the same relative position on the platter, is called
A. Cylinder
B. Tracks
C. Inter-track gap
D. Sector
Với cách bố trí dữ liệu đĩa cứng, tập hợp tất cả các rãnh ở cùng một vị trí tương đối trên đĩa được gọi là
A. Xi lanh
B. Đường đi
C. Khe hở giữa các đường
D. Ngành

A. Cylinder

19
New cards

Consider the expression: NOT(A + B) = ? Apply DeMorgan's Theorem to replace at "?"
A. NOT A AND NOT B
B. NOT A OR NOT B
C. NOT A AND B
A OR NOT B

A. NOT A AND NOT B

20
New cards

In terms of performance, what is the main advantage of a solid state drive over a magnetic disk?
A. A solid state drive has faster access time, lower latency, and higher reliability
B. A solid state drive has larger capacity, lower power consumption, and lower cost
C. A solid state drive has better compatibility, longer lifespan, and higher security
D. A solid state drive has none of the mentioned advantages over a magnetic disk
Về mặt hiệu suất, ưu điểm chính của ổ đĩa thể rắn so với đĩa từ là gì?
A. Ổ đĩa thể rắn có thời gian truy cập nhanh hơn, độ trễ thấp hơn và độ tin cậy cao hơn
B. Ổ đĩa thể rắn có dung lượng lớn hơn, mức tiêu thụ điện năng thấp hơn và chi phí thấp hơn
C. Ổ đĩa thể rắn có khả năng tương thích tốt hơn, tuổi thọ dài hơn và độ bảo mật cao hơn
D. Ổ đĩa thể rắn không có ưu điểm nào được đề cập so với đĩa từ

A. A solid state drive has faster access time, lower latency, and higher reliability

21
New cards

(1) An I/O module must recognize one unique address for each peripheral it controls.
(2) I/O channels are commonly seen on microcomputers, whereas I/O controllers are used on mainframes.The statement (1) is and (2) is
A. true, false
B. true, true
C. false, true
D. false, false

A. true, false

22
New cards

What is an interrupt vector?
A. Part of memory which contains the addresses of interrupt handlers
B. A signal an I/O device sends to CPU
C. A signal an I/O software sends to CPU
D. None of the mentioned

A. Part of memory which contains the addresses of interrupt handlers

23
New cards

If the operation involves reference to an operand in memory or available via I/O, then determine the address of the operand.
A. Operand fetch
B. Data operation
C. Operand store
D. Operand address calculation

D. Operand address calculation

24
New cards

What role does an Application Programming Interface (API) play in software development?
A. It allows program access to hardware resources using high-level language libraries
B. It defines low-level machine instructions
C. It provides a standard for binary portability
D. It manages system resources for the operating system and machine language instructions

A. It allows program access to hardware resources using high-level language libraries

25
New cards

What is the initial state of a process when it is admitted by the high-level scheduler, but not yet ready to execute?
A. New
B. Ready
C. Running
D. Halted

A. New

26
New cards

Which of the following statements is incorrect about Translation Look-aside Buffer (TLB)?
A. The use of TLB eliminates the need for keeping a page table in memory
B. TLB only maintains a subset of the entries stored in the full memory-based page table
C. When there is a TLB miss the system needs to access the page table
D. A translation lookaside buffer (TLB) is a memory cache that stores the recent translations of virtual memory to physical memory

A. The use of TLB eliminates the need for keeping a page table in memory

27
New cards

How does Boolean algebra contribute to the design of digital circuits?
A. It simplifies the implementation of desired functions
B. It helps in the analysis of economic data
C. It facilitates the design of analog circuits
D. It is primarily used for chemical engineering and physical engineering

A. It simplifies the implementation of desired functions

28
New cards

When both inputs are 1, what is the result of a NAND gate?
A. 0
B. 1
C. 2
D. Undefined
E. #NA

A. 0

29
New cards

What is result of 10100101 xor 11001001?
Α. 11101101
Β. 10000001
C. 01101100
D. 10101100

C. 01101100

30
New cards

What is result left rotate of 10110101 by 2 bit?
Α. 01101011
Β. 10101101
C. 01101101
D. 11010110
Ε. 11010100

D. 11010110

31
New cards

Why is it essential to use symbolic representation of machine instructions?
A. It makes machine instructions more human-readable and understandable
B. It reduces the overall complexity of computer systems and user programs
C. It minimizes the need for memory storage for the user programs
D. It enables fastest execution of high level language instructions

A. It makes machine instructions more human-readable and understandable

32
New cards

What are the most important general categories of data that machine instructions operate on?
A. Addresses, numbers, characters, and logical data
B. Text, images, and audio
C. Variables, functions, and arrays
D. Instructions, control signals, and registers

A. Addresses, numbers, characters, and logical data

33
New cards

What is a branch instruction?
A. The intructions that are used to divide a program into multiple subprograms
B. The intructions that have as one of its operands the address of the next instruction to be executed
C. The intructions that are used to pause the program
D. The intructions that are used to return to the beginning of the program

B. The intructions that have as one of its operands the address of the next instruction to be executed

34
New cards

The effective address of Register indirect addressing mode is
A. EA = R
B. EA = (R)
C. EA = (R)+A
D. EA = (R)+(A)

B. EA = (R)

35
New cards

Which of the following PDP series computers is known for its use of 12-bit instructions and a single general-purpose register, the accumulator?
A. PDP-8
B. PDP-10
C. PDP-11
D. PDP-6

A. PDP-8

36
New cards

What is the main difference between x86 and ARM instruction formats?
A. x86 instructions are variable in length, while ARM instructions are fixed
B. x86 instructions are fixed in length, while ARM instructions are variable
C. Both x86 and ARM instructions are fixed in length
D. Both x86 and ARM instructions are variable in length

A. x86 instructions are variable in length, while ARM instructions are fixed

37
New cards

What is the primary purpose of the "Fetch instruction" phase in the operation of a processor?
A. To read an instruction from memory
B. To interpret the instruction
C. To perform arithmetic operations on data
D. To write data to memory

A. To read an instruction from memory

38
New cards

Control and status registers are used by which entities to control the operation of the processor?
A. Privileged, operating system programs
B. Machine or assembly language programmers
C. External I/O devices
D. Main memory modules

A. Privileged, operating system programs

39
New cards

What is the significance of the program counter (PC) in the fetch phase of the instruction cycle?
A. The program counter (PC) is not used in the fetch phase, and its role is limited to tracking the number of instructions executed by the CPU
B. The program counter (PC) in the fetch phase holds the memory address of the next instruction to be fetched and executed
C. The program counter (PC) is responsible for executing instructions and has no specific role during the fetch phase
D. The program counter (PC) is only relevant in multi-core processors and does not contribute to the fetch phase of the instruction cycle in single-core systems

B. The program counter (PC) in the fetch phase holds the memory address of the next instruction to be fetched and executed

40
New cards

Which of the following statement is correct in the context of Instruction Pipelining?
A. Instruction Pipelining reduces the efficiency of instruction execution by introducing delays and dependencies between instructions
B. Instruction Pipelining is only effective for specific types of instructions and has no impact on the overall efficiency of instruction execution
C. Instruction Pipelining enhances efficiency by enabling simultaneous execution of multiple instructions in different stages, boosting overall throughput
D. Instruction Pipelining improves efficiency by processing multiple instructions simultaneously, reducing execution time. However, it can face challenges like hazards, introducing delays and impacting overall performance

C. Instruction Pipelining enhances efficiency by enabling simultaneous execution of multiple instructions in different stages, boosting overall throughput

41
New cards

Which statement is incorrect about RISC and CISC architecture?
A. CISC architecture is more convenient for programmers than RISC architecture.
B. CISC architecture has more operands in a instruction compared to RISC architecture.
C. CISC architecture has a more flexible instruction set than RISC architecture.
D. CISC architecture requires more general-purpose registers than RISC architecture.

D. CISC architecture requires more general-purpose registers than RISC architecture.

42
New cards

What is one of the advantages of using a register file in computer architecture?
A. Reduction in memory accesses, saving time
B. More efficient use of space due to dynamic adaptation
C. Efficient handling of both local and global variables
D. Easier management of cache residency

A. Reduction in memory accesses, saving time

43
New cards

How does pipelining in a RISC architecture handle branch instruction?
A. By using NOOP instructions inserted by the compiler or assembler
B. By eliminating branch instructions from the instruction stream
C. By executing branch instructions in a separate pipeline
D. By delaying all instructions until branch instructions are executed

A. By using NOOP instructions inserted by the compiler or assembler

44
New cards

What is the benefit of using a superscalar organization over a scalar organization?
A. It increases the instruction throughput and improves the performance
B. It reduces the power consumption and the heat dissipation
C. It simplifies the instruction set and the compiler design
D. All of the mentioned
E. None of the mentioned

A. It increases the instruction throughput and improves the performance

45
New cards

What does the term "instruction-level parallelism" refer to in computer architecture?
A. The degree to which instructions in a program can be executed in parallel
B. The number of processor cores in a multi-core CPU with multiple resources
C. The complexity of the instruction set architecture
D. The length of an instruction cycle with high level programing language

A. The degree to which instructions in a program can be executed in parallel

46
New cards

"Multiple processors share a single memory or pool of memory by means of a shared bus or other interconnection mechanism; a distinguishing feature is that the memory access time to any region of memory is approximately the same for each processor". Which concept does the statement belong to?
A. Symmetric multiprocessor (SMP)
B. Nonuniform memory access (NUMA)
C. Cluster
D. Single instruction, multiple data (SIMD)

A. Symmetric multiprocessor (SMP)

47
New cards

Which write technique in which all write operations are made to main memory as well as to the cache,ensuring that main memory is always valid.
A. Write through
B. Write back
C. Write around
D. No write allocate

A. Write through

48
New cards

What is one advantage of Nonuniform Memory Access (NUMA) over Uniform Memory Access (UMA)?
A. NUMA provides each processor with its own local memory, reducing memory access times
B. NUMA allows all processors to access the same memory location simultaneously
C. NUMA is easier to implement than UMA
D. NUMA provides limited memory capacity

A. NUMA provides each processor with its own local memory, reducing memory access times

49
New cards

Follow the Amdahl's law for multiprocessors, if only 10% of the code is inherently serial (f = 0.9), running the program on a multicore system with 4 processors, a performance gain (speedup factor) would be
Α. 307%
Β. 297%
C. 317%
D. 327%

Α. 307%

50
New cards

What is the most common mapping technique used in cache memory in modern computers?
A. Direct Mapping
B. Fully Associative
C. Set Associative
D. None of the mentioned

C. Set Associative